首页
沸点
课程
数据标注
HOT
AI Coding
更多
直播
活动
APP
插件
直播
活动
APP
插件
搜索历史
清空
创作者中心
写文章
发沸点
写笔记
写代码
草稿箱
创作灵感
查看更多
登录
注册
用户508383061244
掘友等级
获得徽章 0
动态
文章
专栏
沸点
收藏集
关注
作品
赞
11
文章 11
沸点 0
赞
11
返回
|
搜索文章
最新
热门
芯片实现路线图
在集成电路(IC)设计中,“物理实现”是将抽象的逻辑设计落地为可生产布局(Layout)的关键阶段,其中包含floor-planning(布局规划)、placement(布局布置)、routing(布
芯片落地之道
在现代集成电路(IC)设计中,“物理实现”是从逻辑构想到可制造布局的重要桥梁。在这一阶段,设计不仅要“看得见”,更要“用得好”。今天,就让我们一起探索这一关键环节的奥秘。 1、起点:从逻辑到芯片的
SI 技术攻略:深入信号完整性分析
在高速 IC 设计过程中,信号完整性(SI)分析—特别是串扰噪声与延迟分析—是确保电路高质量和可靠性不可或缺的步骤。 1、为什么信号完整性分析如此关键? 信号完整性分析确保信号在芯片内部不遭失真、
节能智驱 IC 功耗优化
在日益严苛的低功耗、高性能IC设计领域,全面精准的功率分析成为质量与效率并重的核心保障。 1、为什么深度功率分析至关重要? 从一开始对功耗进行评估,就能在设计早期预见潜在问题,优化能源使用
精控 DRC ,成就高质量 IC 设计精品
在当今高速发展的集成电路(IC)设计领域,精准、高效的设计规则检查(DRC)显得尤为关键。不仅保证设计符合制造工艺要求,更是提升良率、缩短迭代、降低成本的关键一步。 1、为什么DRC是IC设计的“
Timing Signoff 技术精要
1、为何 Timing Signoff 是 IC 设计的“守门人”? Timing Signoff 确保芯片设计在预定时钟频率下满足时序要求,并在多种工况下保持稳定性与可靠性。这是避免后期返工、提升产
DFT 签核精通指南
1、DFT 签核为何至关重要? DFT 签核确保 IC 设计满足所有测试能力(testability)要求,为制造后测试提供基础保障。通过完善的签核流程,可提前发现问题、减少 costly 迭代,提升
高效增量综合
1、什么是增量综合? 增量综合的核心思路是:只针对发生变化的设计模块进行重新综合,而非全部重合成。这种策略在大型设计与频繁迭代场景下,能够显著缩短综合时间。 2、关键技术与实践效益 I.
物理感知 RTL 合成
1、PAS:缩短设计闭环的先锋技术 物理感知合成(PAS)将物理设计信息(如布局、连线、拥塞、功耗)提前纳入 RTL 合成阶段,使合成结果与后端布局更一致,从而减少反复迭代,提升设计效率与 PPA(性
高效利用技术库
在现代 IC 设计流程中,合理利用技术库(Technology Library)是优化 RTL 合成结果的关键。 1、技术库:设计优化的核心资源 技术库包含标准单元及其详细特性(如时序、功耗、面积
下一页
个人成就
文章被点赞
11
文章被阅读
4,809
掘力值
630
关注了
0
关注者
1
收藏集
0
关注标签
4
加入于
2025-09-18