电路设计学习笔记(一)丨运算放大器_运算放大器电源检测电路,经验分享

124 阅读8分钟

C

C

-V_{CC}

−VCC​(或

V

E

E

-V_{EE}

−VEE​)。与单电源供电相比较,双电源供电可以有效减少输出信号由于运放内部晶体管管压降而造成的误差。例如,在使用+5V单电源供电时,若想输出低电平,由于运放内部的晶体管造成的管压降,输出电压很难达到理想的0V,输出电压有可能会被抬高几百毫伏;但如果采用+5V和-0.3V的双电源供电方案,就可以有效解决这个问题。
如果要使用双电源供电,正负电源要保证同时加入,否则容易损坏运放,更不能带电接线、拔线、改线等。

1.1.3 单电源供电

  在现在电池供电设备、便携产品越来越流行的今天,对于单电源供电运放的要求越来越多,在某些情况下只能采用单电源供电的方式。使用单电源供电时要注意以下两个问题:

  1. 输出小信号时误差较大。想要输出的小信号越小,误差相对就会越大,甚至会导致放大信号不正确。微弱信号检测时最好的方式是采用双电源供电。
  2. 能够处理的信号频率较低。单电源供电模式下,能够处理的频率一般不超过100kHz。

1.2 运放供电电路PCB设计

1.2.1 去耦电容

  在电路版上,导线由于分布电容、分布电感和导线自身电阻的影响,在不同芯片之间会由于高频信号的干扰(高次谐波,外部的不可预测的干扰信号)在供电电路中产生相互影响,我们将这种相互的影响称为芯片之间的耦合。去耦电容就是为了消除芯片之间的耦合效应而存在的

去耦电容和旁路电容
去耦电容和旁路电容在原理上是完全相同的,甚至在某些资料中,将去耦电容和旁路电容混为一谈。但是从电路设计的角度出发,二者还是存在一定的区别。在大厂的资料手册中还是将二者加以区分。

  在PCB布局中添加去耦电容时,需要注意以下几点:

  1. 去耦电容应该尽量靠近芯片的电源引脚。如果使用了多个去耦电容器,应该将较小的去耦电容(旁路电容)放在离电源引脚最近的位置,将较大的去耦电容(库电容)放在远离电源引脚的位置。
  2. 不要将过孔(Via)置于去耦电容和电源引脚之间。过孔本身拥有一些寄生参数,会影响去耦电容的滤波效果。
  3. 对于双电源供电模式,在V+和V-之间接一个滤波电容,可以减少电路中的偶数次高次谐波。
  4. 电容器的电容值应该根据处理信号的频率按以下的标准确定(下列值是根据经验得出的)。
处理信号频率范围选择电容的容值
DC ~ 100MHz0.1

μ

F

\mu F

μF(100

n

F

nF

nF) | | 100MHz ~ 200MHz | 0.01

μ

F

\mu F

μF (10

n

F

nF

nF) | | 200MHz ~ 1GHz | 1000

p

F

pF

pF | | >1GHz | 100

p

F

pF

pF |

  1. 宽带宽的放大器中应选择多个电容器并联。需要注意:陶瓷电容的电容值会因两端所加的直流电压的增大而产生较大变化,这时有必要确认在该直流电压下电容是否还能起到滤波作用。

1.2.2 布线与布局

  在PCB设计中,还需要遵守以下的一些惯例(这里的一些惯例只是博主整理出的关于运放电路的一小部分,较为杂乱,有些惯例和准则对于所有的PCB设计都是通用的。这些对于PCB的布线和布局而言只是冰山一角,后续博主学习到会继续补充):

  1. 应该尽可能缩短反相输入端引脚与其他器件的连接距离。(在运放中通常在反相输入端输入信号,这里应该是防止长导线的寄生参数对输入信号的影响
  2. 应尽可能拓宽走线宽度。
  3. 禁止直角走线或锐角走线。
  4. 应该灌流至少一个坚实的接地层。
  5. 不要为了方便用丝印来标识器件而舍弃良好的布局。

二、信号放大电路设计

2.1 输入电阻与输入信号的匹配方法

请添加图片描述

  1. 从信号源获取更多电压:尽可能增大输入电阻

  2. 从信号源获取更多功率:使

R

s

=

R

i

R_s = R_i

Rs​=Ri​即可

2.2 不同运放放大电路的优缺点

  对于反相比例和同相比例,我们在选择时主要关心以下几点:

  1. 需要的输入和输出的极性关系。
  2. 输入阻抗不同。
  3. 放大倍数(反相比例放大电路的放大倍数可以小于1,同相比例放大电路的放大倍数只能大于1)。

2.2.1 反相比例运算电路

在这里插入图片描述

  以电压并联负反馈电路为例,根据运放的虚短和虚短特性可得:

u

O

=

R

F

R

1

u

I

u_O=-\frac {R_F} {R_1}u_I

uO​=−R1​RF​​uI​
同相输入端的平衡电阻

R

=

R

1

/

/

R

F

R'=R1// R_F

R′=R1//RF​,该电路使用时的缺点是:**输入电阻等于

R

1

R_1

R1​,在需要输入电阻很大的场合下,

R

1

R_1

R1​的取值很大会增大电路的噪声**(可以通过多个电阻并联抑制噪声)。

  添加平衡电阻的目的是使集成运放两输入端对地的电阻相等,所以偏置电流不会产生额外的失调电压。但是平衡电阻的添加并不是必要的。如果不加平衡电阻,电路造成的误差为

i

B

R

i_BR'

iB​R′(

i

B

i_B

iB​是集成运放的偏置电流)。有些运放的

i

B

i_B

iB​很小,不加平衡电阻造成的误差也非常小。例如OPA277的

i

B

i_B

iB​为0.5nA,若取平衡电阻

R

=

10

k

Ω

R'=10kΩ

R′=10kΩ,误差为5uV,完全可以忽略不计。相对而言,如果平衡电阻的取值过大,反而会因为电阻自身的性质给电路带来噪声,这时完全可以大胆去掉平衡电阻,将同相输入端直接接地;也可以设计中保留,在焊接时用一个0Ω的电阻代替。

  反相比例放大电路在应用时具有以下特性(7~8条博主也不理解,总之先记录在此,日后学习到相关的应用场景时可以单独作补充):

  1. 可以获得和输入电压相反的输出。如果想要获得相同的输出,除了采用同相比例放大电路以外,可以采用两级反相比例放大,将电压再次反相以得到同相输出。

  2. 可以使输入阻抗调整在一个较小的定值。如果需要在信号源获取更多的功率,采用反相比例放大可以使电路的输入电阻与信号源的内阻相匹配。

  3. 因为电路的负反馈组态为并联负反馈,所以可以作为电流输入型电路使用

  4. 虚短和虚短仅在电路进入深度负反馈时产生

  5. 电路的放大倍数

A

f

˙

\dot{A_f}

Af​˙​可以小于1。 6. 同相输入端除了接地之外,还可以添加一个偏置电压

V

R

E

F

V_{REF}

VREF​,构成加减运算电路。当然也可以作其他用途(RC、LC震荡),应用比较灵活。在严格意义上说,这时的电路已经不再是反相比例运算电路了。 7. 可以增大转换速率。

img img

既有适合小白学习的零基础资料,也有适合3年以上经验的小伙伴深入学习提升的进阶课程,涵盖了95%以上物联网嵌入式知识点,真正体系化!

由于文件比较多,这里只是将部分目录截图出来,全套包含大厂面经、学习笔记、源码讲义、实战项目、大纲路线、电子书籍、讲解视频,并且后续会持续更新

如果你需要这些资料,可以戳这里获取