主存结构

92 阅读1分钟

图片.png

  1. 存储体存放二 进制信息;
  2. 地址寄存器(MAR)存放访存地址;
  3. 数据寄存器(MDR)用于暂 存要从存储器中读或写的信息
  4. 时序控制逻辑用于产生存 储器操作所需的各种时序信号。
  • MAR用于寻址,其位数对应着存储单元的个数
  • MAR=10 = pc的长度 --- 2^10= 1024个存储单元 = 1K
  1. MDR的位数=存储字长相等,一般为字节的二次幂的整数倍
  • MAR与MDR虽然是存储器的一部分
  • 现代却是存在于CPU中
  • 高速缓存(Cache)也存在于CPU