首页
沸点
课程
数据标注
HOT
AI Coding
更多
直播
活动
APP
插件
直播
活动
APP
插件
搜索历史
清空
创作者中心
写文章
发沸点
写笔记
写代码
草稿箱
创作灵感
查看更多
登录
注册
神的随波逐流的中子
掘友等级
FPGA开发工程师
FPGA、数字IC设计
获得徽章 0
动态
文章
专栏
沸点
收藏集
关注
作品
赞
0
文章 0
沸点 0
赞
0
返回
|
搜索文章
神的随波逐流的中子
FPGA开发工程师
·
11月前
关注
verilog代码中为什么要加`default_nettype none
在Verilog中,default_nettype none语句用于禁止隐式声明信号类型,这样可以增强代码的可读性和可维护性。Verilog语言允许在使用信号之前不显式声明...
0
评论
分享
神的随波逐流的中子
FPGA开发工程师
·
11月前
关注
用于设计的可综合SV:SystemVerilog不仅仅用于验证!
在数字电路设计领域,通常我们认为Verilog是一种设计语言,而SystemVerilog是专门用于验证的语言,不能用于设计。然而,这种观念是不准确的!事实上,System...
0
评论
分享
神的随波逐流的中子
FPGA开发工程师
·
11月前
关注
用Python给Verilog设计自仿(二):用D触发器解锁自动化验证的「第一个波形」
对于许多FPGA/IC工程师而言,设计实现游刃有余,验证仿真却常成短板——传统验证方法面临两难困局:学习UVM需投入大量时间成本,而纯Verilog自仿又会陷入重复造轮子的...
0
评论
分享
神的随波逐流的中子
FPGA开发工程师
·
11月前
举报
#新人报道#
分享
评论
点赞
神的随波逐流的中子
FPGA开发工程师
·
11月前
关注
用Python给Verilog设计自仿(一):Cocotb环境初探
1前言 很多FPGA/IC工程师擅长设计,但在仿真方面较为薄弱。我认为主要问题在于,完整的仿真实现学习成本较高,如学习UVM需要掌握大量新的内容。而单纯使用Verilog自...
0
评论
分享
神的随波逐流的中子
FPGA开发工程师
·
11月前
关注
FPGA——DDS原理及代码实现
FPGA——DDS原理及代码实现 一、DDS各参数意义 如图,一个量化的32点的正弦波,也就是说一个ROM里存了32个这样的数据,每次读出一个数据要1ms,分别读出1,2,...
0
评论
分享
神的随波逐流的中子
FPGA开发工程师
·
11月前
关注
MATLAB——生成各种数据类型的COE文件
MATLAB是一种功能强大的数学软件,不仅可以进行各种数学计算,还能够生成并处理多种数据类型。在以下的代码中,我们使用MATLAB生成COE文件,该文件包含了不同数据类型的...
0
评论
分享
个人成就
文章被阅读
1,246
掘力值
83
关注了
0
关注者
0
收藏集
0
关注标签
5
加入于
2025-03-05