首页
AI Coding
NEW
沸点
课程
直播
活动
AI刷题
APP
插件
搜索历史
清空
创作者中心
写文章
发沸点
写笔记
写代码
草稿箱
创作灵感
查看更多
会员
登录
注册
XtremeDV
掘友等级
Digital Verification
行走在硅农和码农之间
获得徽章 0
动态
文章
专栏
沸点
收藏集
关注
作品
赞
0
文章 0
沸点 0
赞
0
返回
|
搜索文章
最新
热门
今天为什么仍必须进行门级仿真(GLS)详细讲解
下面我将详细描述捕获只有在GLS才能发现的16种类型芯片的致命bug的方式,这在我之前在文章中描述过。请确保阅读该文章以了解我在这里所说的内容。工程永远是金钱。是的,从技术上讲,上一篇文章列出的16种错误类型中的某些可以被其他方法捕获,但是使用这些其他方法捕获它们将非常昂贵。就人...
今天为什么仍必须进行门级仿真(GLS)
使用门级仿真(GLS),在最终流片前2天,我发现了芯片中的功能和时序错误,包括细微但致命的时序错误。 继续阅读前,我必须发出“注意”警告:GLS可能是一项极其昂贵的任务,如果做错了,在芯片投入生产之前就无法发现关键的设计缺陷。但是,如果做对了,我今天发现Gatesims的成本/收...
什么是back annotation
该术语通常用于连接网表仿真和STA,其中通过网表中每个单元的传播延迟被称为sdf(synopsys delay format)文件的特殊文件中指定的延迟值所覆盖。在网表仿真过程中,将给定源的延迟置于网表中的库单元上的过程称为反向注释。通常,对应于网表中每个单元的延迟值将来自仿真库...
关于Xcelium的MSIE flow这一篇就够了
前言一、MSIE是什么?二、MSIE有什么好处?三、使用步骤1.MSIE IIP流程2.MSIE PII 流程3.Elaboration时间可能是验证大型系统级设计的主要问题。MSIE提供了一种Elaboration的形式,可以大大减少所需的时间,Elaboration的内存空间...
github上包含SystemVerilog的仓库
NAMEOWNERSTARSURLDESCRIPTIONhdmihdl-util472https://github.com/hdl-util/hdmiSend video/audio over HDMI on an FPGAnontrivial-mipstrivialmips39...
github上包含VIP的仓库
NAMEOWNERSTARSURLDESCRIPTIONtvip-axitaichi-ishitani47https://github.com/taichi-ishitani/tvip-axiAMBA AXI VIPAHB2GodelMachine43https://github...
github上点赞前100的关于UVM的仓库
NAMEOWNERSTARSURLDESCRIPTIONuvmprimerraysalemi174https://github.com/raysalemi/uvmprimerContains the code examples from The UVM Primer Book s...
交互式调试方法
在原理图视图中进行调试
在波形视图中调试
使用前面讲到的命令行方式载入设计-加载KDB %> verdi -ssf novas.
下一页
个人成就
文章被点赞
7
文章被阅读
60,331
掘力值
479
关注了
0
关注者
14
收藏集
0
关注标签
4
加入于
2021-10-28