首页
首页
AI Coding
NEW
沸点
课程
直播
活动
AI刷题
APP
插件
搜索历史
清空
创作者中心
写文章
发沸点
写笔记
写代码
草稿箱
创作灵感
查看更多
会员
登录
注册
风中追风kk
掘友等级
学生
FPGA、计算机视觉
获得徽章 0
动态
文章
专栏
沸点
收藏集
关注
作品
赞
13
文章 13
沸点 0
赞
13
返回
|
搜索文章
风中追风kk
学生
·
1年前
关注
周末闲记
1 generate 1 generate for: 使用前需要声明一个genvar变量,用于for循环判断,一个genvar变量可用于多个generate循环,使用同一个...
0
评论
分享
风中追风kk
学生
·
2年前
关注
IIC的时序
数据写入的时候是 起始位、器件地址 读写控制位 数据写0 、响应 、从机地址、响应 、写入数据、响应、stop。 数据读出的时候是 起始位、器件地址 读写控制位 数据写0 ...
0
评论
分享
风中追风kk
学生
·
2年前
关注
IIC 毛刺
IIC两线制 I2C sda毛刺: master向slave发送8bit数据后,sda控制权交给slave,此时slave控制sda发送一个ack反馈信号,sda变低电平信...
0
评论
分享
风中追风kk
学生
·
2年前
关注
task 和function
task和function task和function具备将程序中反复使用的语句结构聚合起来的能力,功能类似于C语言的子函数,通过task和function语句结构 来替代...
0
评论
分享
风中追风kk
学生
·
2年前
关注
总线和接口
总线是一种描述电子信号传输线路的结构形式,是一类信号线的集合,是子系统间传输信息的公共通道。通过总线能使整个系统内各部件之间的信息进行传输、交换、共享和逻辑控制等功能。--...
0
评论
分享
风中追风kk
学生
·
2年前
关注
竞争与冒险,毛刺,格雷码
1 竞争与冒险 竞争: 信号经不同的路径到达同一汇合点的时间上有先有后的现象。 冒险: 由于竞争导致电路输出端发生瞬间错误的现象。 代数法判断有互补的信号---存在竞争 1...
0
评论
分享
风中追风kk
学生
·
2年前
关注
面积与功耗
1 面积 -- RTL级别 在RTL编码中减小设计面积。 估计设计中使用资源的数量。知道哪部分占用了较大面积。 1 加减乘除移位等都会产生较大的面积。 触发器、加法器、乘法...
0
评论
分享
风中追风kk
学生
·
2年前
关注
9.19-同步fifo
1 双端口ram设计 设计一个512x8的双端口,ram宽度为8位,深度为512,地址位宽为9位。 双端口ram: 独立的读写时钟,独立读写地址和数据端口,并具有读和写的使...
0
评论
分享
风中追风kk
学生
·
2年前
关注
918-1
1 recovery和removal 同步电路中,输入数据需要与时钟满足setup time和hold time才能进行数据的正常传输,防止亚稳态。 对于一个异步复位寄存器...
0
评论
分享
风中追风kk
学生
·
2年前
关注
9.18
1 数字ic设计流程 逻辑综合是将RTL电路转换成基于具体工艺库的门级网表。 要进行系统级设计, 就要进行前端设计Synopsys 的VCS--对RTL做功能仿真, Cad...
0
评论
分享
风中追风kk
学生
·
2年前
关注
前进12
1 异步复位,同步释放描述下 复位是将寄存器恢复到默认值。一般复位的功能包括:同步复位,异步复位。 同步复位是指当上升沿检测到复位信号,执行复位操作,有效的时钟沿是前提。 ...
0
评论
分享
风中追风kk
学生
·
2年前
关注
前进11
1 流水线乘法器 实现4bit无符号数流水线乘法器设计。 4bit乘法器,最终结果不超过八位。 2 APB 1 低成本 2 低功耗 3 低带宽 4 无流水线 5 所有信号在...
0
评论
分享
风中追风kk
学生
·
2年前
关注
fifo
同步fifo 双端口ram -----full和empty信号的产生 异步fifo 1 双口ram 2 控制地址自增 3 二进制码转格雷码 4 格雷码跨时钟域 5 对同步后...
0
评论
分享
风中追风kk
学生
·
2年前
关注
锁存器
1 锁存器,触发器,寄存器 锁存器(latch)---对脉冲电平敏感,在时钟脉冲的电平作用下改变状态。 : 具有存储功能的逻辑电路,是构成时序电路的基本逻辑单元 锁存器是电...
0
评论
分享
风中追风kk
学生
·
2年前
关注
毛刺问题
在FPGA的设计中,毛刺现象是长期困扰电子设计工程师的设计问题之一,是影响工程师设计效率和数字系统设计有效性和可靠性的主要因素。 由于信号在FPGA的内部走线和通过逻辑单元...
0
评论
分享
风中追风kk
学生
·
2年前
关注
前进10
1 加法器 半加器: 半加器用于位求和。 半加器不考虑低位进位来的进位值,只有两个输入,两个输出。由一个与门和异或门构成. 全加器: 使用两个半加器和一个或门 实现一个全加...
0
评论
分享
风中追风kk
学生
·
2年前
关注
前进9
1 关键路径 关键路径是指同步逻辑电路中,组合逻辑延时最大的路径,包括布线延迟,关键路径是对设计性能起决定性影响的时序路径。 2 优化关键路径 对关键路径进行时序优化,可以...
0
评论
分享
风中追风kk
学生
·
2年前
关注
前进8
1 generate 很多情况下,需要编写很多结构相同而参数不同的赋值语句或者逻辑语句,如果参数量很大的情况下,原本的列举就会显得心有余而力不足。c语言中常用for语句来解...
0
评论
分享
风中追风kk
学生
·
2年前
关注
计算机组成与设计 - 层次化存储
层次化存储 局部性原理: 任意一段时间内程序都只会访问地址空间相对较小的一部分内容。 时间局部性: 如果某个数据项被访问,那么在不久的将来它可能再次被访问。 空间局部性: ...
0
评论
分享
风中追风kk
学生
·
2年前
关注
计算机组成与设计 ---指令发射 --- 乱序发射
多发射和乱序执行通过循环展开 ----更多可供调度的指令 动态调度流水线:为避免流水线停顿,对指令执行顺序进行重排的硬件技术。 乱序执行: 可以把动态调度流水线看作程序的数...
0
评论
分享
下一页
个人成就
文章被点赞
48
文章被阅读
51,447
掘力值
1,870
关注了
3
关注者
11
收藏集
0
关注标签
5
加入于
2022-05-27